飞思卡尔推出Airfast数字前端处理器 加速蜂窝无线基站开发

   日期:2015-06-03    
核心提示:飞思卡尔日前推出业界第一个面向蜂窝无线基站的、完全软件编程的数字前端(DFE)片上系统 (SoC)。这款器件几乎无需硬件逻辑设计,使集成商能够专注于软件开发和产品集成。

飞思卡尔日前推出业界第一个面向蜂窝无线基站的、完全软件编程的数字前端(DFE)片上系统 (SoC)。这款器件几乎无需硬件逻辑设计,使集成商能够专注于软件开发和产品集成。

 

飞思卡尔Airfast数字前端处理器为蜂窝无线基站开发重定标杆.jpg

新的AFD4400在一个器件内集成了实现无线基站数字功能所需的硬件。该解决方案与飞思卡尔广泛的参考设计和编程工具结合使用,使无线基站设计变得更简单、更快速、更高效。此外,AFD4400旨在与飞思卡尔广泛的第二代Airfast射频功率晶体管和射频集成电路(RFIC)进行无缝集成,支持宽带系统实现最佳性能,从宏无线基站和无线射频拉远头端到小型蜂窝基站和有源天线阵列系统。

传统的设计流程可能会使蜂窝无线基站的开发速度放缓,原因是基于ASIC和 FPGA的解决方案需要多个步骤:先进行硬件逻辑设计,然后进行软件开发和产品集成。这个过程不仅比较复杂、费用较高和耗时,而且采用ASIC方法无法快速实现无线标准、频段和信号带宽等方面的变化,其原因是,一旦ASIC组装完成,它的功能便是固定的,无法改变。

AFD4400允许设计人员通过软件完全编程和优化无线基站,然后在不改变硬件的情况下再次对其进行更改。另外,由于AFD4400能够与飞思卡尔第二代 Airfast射频功率解决方案进行无缝集成,因此还简化了频段添加和射频功率电平的变更,飞思卡尔第二代Airfast射频功率解决方案适用于全球的几乎所有频段,还由许多参考设计、评估板和其他工具提供支持。

飞思卡尔高级副总裁兼射频事业部总经理Paul Hart表示:“飞思卡尔新的 AFD4400重新定义了蜂窝基站的射频设计,大大简化了开发周期,让系统设计人员能够专注于软件和专有IP,帮助他们在竞争非常激烈的市场中脱颖而出,获得成功。这款产品为我们的客户带来了巨大价值,再次体现了飞思卡尔对射频技术创新与领导力的承诺。”

AFD4400信号处理子系统使用基于飞思卡尔矢量信号处理器加速器(VSPA)架构的矢量信号处理内核。这些内核使用浮点运算执行几乎所有功能,支持的动态范围最广,另外还能加快从算法开发到产品实现的转变过程。矢量处理器阵列分为发射、接收和自适应路径,综合吞吐量为3.5万亿次,无论采用单模配置还是多模配置,所提供的性能均能支持LTE、WCDMA、CDMA和GSM网络。

AFD4400可支持2x2、4x4和8x8多输入多输出(MIMO)天线配置,在4天线MIMO配置下瞬时载波带宽高达100 MHz,在两天线MIMO系统中大大增加了带宽。 对各个处理元件动态应用电源控制,使负载较少的应用几乎不会浪费功率。

广泛的开发工具

飞思卡尔为AFD4400提供全套的硬件和软件开发工具支持。该开发套件包括一个模块化AFD4400参考设计板(RDB)、几个可选收发器卡板、一个屏蔽机箱、一个射频功率放大器参考托盘、用于简化系统安装和配置的主机和控制软件,以及快速入门指南。

飞思卡尔提供一个综合性信号处理参考库,简化了从以硬件为中心的信号处理向基于软件的信号处理的转变,同时提供专为飞思卡尔Airfast 射频功率放大器而优化的集成式参考应用软件,支持对大多数蜂窝频段和射频功率水平进行DPD性能快速评估。该库包含多个过滤功能选项、一个插值/抽取基本构件、FFT /IFFT函数、LLS/RLS 算法、波峰因数降低和高达983 MSPS 的DPD子系统。该信号处理库增加了比特精度的MATLAB® 函数,支持在算法开发和集成过程中进行快速系统原型模拟。

飞思卡尔CODeWarrior Development Studio提供了一个面向VSPA信号处理内核的、全面的基于Eclipse的软件开发环境。 它包括一个优化编译器、汇编器、链接器和周期精确的指令集模拟器

 
  
  
  
  
 
更多>同类企业资讯
 
全年征稿 / 资讯合作
 
 
 
推荐图文
推荐企业资讯
可能喜欢