泰克公司日前宣布,推出实时内存执行验证解决方案,以提供针对JEDEC DDR4、DDR3和DDR3L内存标准的更快速协议、性能及一致性分析。由泰克合作伙伴Nexus Technology开发的MCA4000协议一致性和总线协议分析仪提供长时间周期内的内存接口即时可观测性,从而提供对内存总线活动的深入洞悉,这有助于缩短调试周期和加快产品上市速度。
随着行业转向具有更高数据传输速率、更低功耗和更大容量的DDR4和DDR3L等新型内存技术,设计人员在调试和验证具有更小余量、更快边沿速率和复杂总线协议的器件时面临许多新挑战。通过增加实时内存执行验证功能,泰克以最完整的内存分析解决方案系列满足了这些苛刻要求,这些解决方案中包括用于电气测试和逻辑调试的现有解决方案,以及广泛的探头、内插器和软件分析产品系列。
“最新JEDEC标准使内存验证和调试成为一项非常困难和要求更为苛刻的任务,这是以前从未有过的,”泰克公司高性能示波器总经理Brian Reich表示,“(内存)执行验证完善了我们的解决方案系列,使客户能够获得其需要的广泛测试解决方案来快速隔离问题和调试各类内存,速度和外形因素都不再是障碍。”
MCA4000内存一致性分析仪采用双重架构,使协议违规检测能够与采集和分析违规以及确定总线性能的能力相结合。MCA4000集成了一个协议分析仪,能够监测DDR内存总线速度,实时报告有关事件和违规的统计结果。另外它还集成了一个周期采集深度为1G的全功能逻辑分析仪。
该仪器包含一个完全可编程前端,其能生成类似于示波器的眼图,从而以图形方式说明DDR PHY设置、总线完整性和所需的样点。泰克探头和内插器系列可在泰克7000系列逻辑分析仪和MCA4000之间通用,这提供了以单一负载同时查看高速定时、状态、协议及实时分析数据的能力。