技术中心
 
 

基于FPGA的32阶FIR滤波器设计

 
日期:2015-08-20       大小:0.33M    
本文研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;研究了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题。实验结果表明了该方法的有效性。
本类推荐
下载排行