HV632是一种80 V,32通道显示器驱动芯片,具有256级灰度控制能力,是为平板显示器设计的。采用HVCMOS技术,5V CMOS输入,内含全集成低压CMOS逻辑,支持较高显示分辨率的脉宽调制灰度转换。HV632还有一条8位数据总线,适用于快速移动的显示图像和每个显示象素有256级灰度的分辨[1]。另外他还有10 MHz的频移和计数时钟频率,20 MHz的数据传送速率以及输出极性控制等特点。
1 HV632的引脚功能
HV632的引脚排列如图1所示,其采用三边64引脚封装,管脚功能如下:
1~3脚(N/C):一般为空,不连接;
4~19脚(HVoutl7~HVout32):高压输出;
20~21脚(GND):低压数字地信号;
22脚(HVGND):高压地信号;
23脚(Vpp):高压电源信号,取值为12~80 V之间;
24脚(CSI):片选输入信号,该信号使能时,本芯片接收数据输入;
25脚(CSO):片选输出信号,一般该信号与CSI同对出现,作用是选通下一块芯片,在这两个引脚的作用下, HV632芯片不只能单片使用,还可以多片相连接使用;
26脚(BLANK):输入信号,具有重置计数器和高压输出的功能。当BLANK为高电平时,计数器被重置,32路的高压输出全为低电平;
27~30脚(Dl~D4):二进制数据总线输入;
31脚(Count Clock):输入到计数器的计数时钟信号,频率最大不超过10 MHz;
32脚(POL):输出极性控制信号,在该HV632芯片中,POL为高电平或者为低电平时,高压输出HVout极性相反;
33脚(Load Count):初始化计数器的一个输入信号;
34脚(Shift Clock):移位时钟信号,双沿触发,也即在该信号的上升沿和下降沿都读入8位数据总线输入信号,频率最大不超过10 MHz;
35脚(N/C):一般为空,不连接;
36~39脚(D5~D8):二进制数据总线输入;
40脚(VDD):数字电源信号,取值为4.5~5.5 V之间;
41~42脚(N/C):一般为空,不连接;
43脚(Vpp):高压电源信号;
44脚(HVGND):高压地信号;
45脚(N/C):一般为空,不连接;
46~61脚(HVoutl~HVoutl6):高压输出;
62~64脚(N/C):一般为空,不连接;