2 X1288的引脚定义 X1288芯片具有16脚SOIC或14脚TSSOP小体积封装形式。图1为14脚TSSOP封装的引脚示意图,各引脚的定义如下: X1、X2:这两个引脚可分别用作片内振荡器的反相放大器的输入和输出端。应用时需外接一个32.768kHz的石英晶体,其作用是为系统时钟/振荡器提供时间基准。 RESET:复位信号输出端。当看门狗超时或电压跌落到固定的VTRIP门限时,此引脚将向主处理器发送一个低电平有效的漏极开路输出信号,以使电路系统快速复位。 SDA:串行数据端,为漏极开路输出的双向引脚,用于数据的输入输出。实际应用时需接上拉电阻,并应与其它漏极或集电极开路输出端线相或。该端的输入缓冲器总是处于激活状态,输出电路可通过一个斜率控制的下拉控制输出信号的下降时间。设计时通常把电路设计成400kHz的二线接口。 SCL:串行时钟端口。 PHZ/IRQ:可编程频率/中断输出端。当编程为频率输出时,该端接到内部振荡器的输出脚,以输出频率为32.768kHz、4096Hz或1Hz的信号,也可以无信号输出。当编程为中断输出时,该端可在报警发生时激活,以向主机请求中断。 VBACK:备用电源输入端。当VCC小于VBACK-0.2V时,电源控制电路将切换至VBACK供电;而当VCC超过VBACK时,又会自动切回VCC供电方式,图2所示是其电源控制过程示意图。
3 X1288的主要寄存器及其功能 X1228中的时钟/控制寄存器(CCR)位于从E2PROM阵列中分离出来的一个区域,地址位于[000]0h~[003]Fh之间。CCR一般被分成5段,可分别用于状态寄存器(1字节)、实时时钟(8字节)、控制寄存器(4字节)、报警寄存器1和报警寄存器0(各8字节)。 3.1 状态寄存器(SR) 状态寄存器是易失性的,其地址是003Fh。表1所列是其命令格式,各命令字的具体含义如下:
表1 状态寄存器(SR)
地址 | 名称 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | 缺省值 |
003Fh | SR | BAT | AL1 | AL0 | 0 | 0 | RWEL | WEL | RTCF | 01h |
3.2 实时时钟(RTC) 实时时钟寄存器的地址0030h~0037h分别对应秒、分、时、日、月、年、星期和百分秒,并采用BCD码表示。通过启动一条读命令并确定相应的地址,即可读取时间信息。因为时钟是连续运行的,而每次读操作都需要一定的时间,这就有可能在读操作过程中使时间发生改变。本器件是由读命令将时间锁存在分立的锁存器中,因而可以避免读操作过程中时间发生变化。当一次读出并不是由读操作引起时,系统将发出报警。 可以通过向RTC寄存器中写入数据来设定时间和日期。通过一次不完全连续的写操作可避免改变当前时间,在RTC数据输入字节之前的ACK位时,时钟的下降沿会将当前的时间值装载到分立的缓冲器中,以使时钟继续运行。而此时新的串行输入数据将取代缓冲器的值。当有效的写操作结束后,系统产生停止位时,这个新值才被装载到RTC寄存器中。向RTC写入单个字节并不对其它字节的数据产生影响。 当X1288在VCC和VBACK都失效以后,即使再次上电后,其时钟也将停止增加,直到在时钟寄存器中进行至少一个字节的写操作以后。 读出和设定时钟应注意:百分秒寄存器(SSEC)是只读的;小时寄存器(HR)中的MIL位是12/24时制选择位?“1”为24时制,“0”为12时制?,H21位是AM/PM标志位?“1”代表PM,“0”代表AM?;星期中的七天只用三位(DY0~2)来计数,其值在0~6之间循环,数字所代表星期中的哪一天可由设计者决定,缺省值为0。 3.3 控制寄存器 表2所示是4个控制寄存器的命令字列表,其中的DTR是数字化微调寄存器,它的作用是调整每秒的计数值和ppm误差,以便在长时间内获得更好的计时精度。DTR2是符号位,“1”为正补偿,“0”为负补偿;DTR1、DTR0可分别提供10ppm、20ppm的补偿。由DTR0~DTR2三位可表示-30ppm~+30ppm的补偿范围。
表2 控制寄存器
地址 | 名称 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | 缺省值 |
0013h | DTR | 0 | 0 | 0 | 0 | 0 | DTR2 | DTR1 | DTR0 | 00h |
0012h | ATR | 0 | 0 | ATR5 | ATR4 | ATR3 | ATR2 | ATR1 | ATR0 | 00h |
0011h | INT | IM | AL1E | AL0E | FO1 | FO0 | 只读 | 只读 | 只读 | 00h |
0010h | BL | BP2 | BP1 | BP0 | WD1 | WD0 | 只读 | 只读 | 只读 | 00h |
表3 块保护位与E2PROM阵列保护区
BP2 | BP1 | BP0 | 被保护的地址 | 阵列中被锁部分 |
0 | 0 | 0 | 无 | 无 |
0 | 0 | 1 | 6000h~7FFFh | 高端1/4 |
0 | 1 | 0 | 4000h~7FFFh | 高端1/2 |
0 | 1 | 1 | 0000h~7FFFh | 全阵列 |
1 | 0 | 0 | 0000h~007Fh | 第一页 |
1 | 0 | 1 | 0000h~00FFh | 第二页 |
1 | 1 | 0 | 0000h~01FFh | 前四页 |
1 | 1 | 1 | 0000h~03FFh | 前八页 |
4 I2C总线数据传送方式 X1288在应用时一般作为从器件通过串行I2C总线来实现与主控制器的通信。其中,SDA用来接收、发送数据;SCL用于接收产生的同步脉冲,当SCL为低时,SDA上的数据发生变化,为高时表明可以接收SDA上的数据。 I2C总线在SCL为高且SDA线上出现一个下降沿时启动;而在SCL为高且SDA线上出现一个上升沿时停止。启动和停止信号都由主控器产生,这样,总线上带有I2C接口的器件就能很容易地检测到这些信号。但对于不具备这种接口的单片机来说,为了能够准确地检测到这些信号,必须保证在总线的一个时钟周期内对SDA线至少进行两次采样。 I2C总线上的应答信号是用于表明数据传输成功的信号。当发送的设备发送了启动位和8位数据之后,在第9个SCL有效时,接收设备将使SDA为低以产生有效的应答信号,该信号可用来说明数据已成功接收。当接收设备发送了表明数据已成功接收的应答信号之后,发送设备可选择继续发送数据或发送停止位以结束发送,如发送设备没有收到接收设备的应答信号,则说明发送失败,此时应重发。 一般情况下,I2C总线上可同时接多个设备,每个器件都有唯一的地址。X1288有两个从设备地址(从地址的高4位):其中1010为访问E2PROM阵列;1101为访问CCR。从地址的3~1位为器件的选择位,它们规定为111,最低位R/W用于定义此操作是读或写。I2C总线上传送的每一个字节为8位,而启动一次I2C总线后传输的字节数可以是一个,也可以是多个。每传送一个字节后,都必须跟随一个应答位,并且先发送的数据位为最高位。在全部数据传送结束后主控制器发送终止信号。X1288有两种写操作方式,分别为单字节写或页面写。图4所示是对X1288完成一个字节的写操作时序,由图可见,写操作共由四个字节组成,其中包括一个从地址字节、一个要访问的地址字(2字节)、一个字节的操作数。采用页面写时,它将以和单字节写操作相同的方式启动,但在第一个字节传送之后不结束写周期,主机可发送多于63个字节到存储器阵列和多于7个字节到CCR。X1288有三种基本的读操作方式:当前地址读、随机读和序列读。
5 应用实例 在多用户电子电能表的设计中,X1288的实时时钟可保证系统时间的正确性,并为多费率的电价计量等提供准确的时间;当由于外部干扰而产生死循环时,单片机能自动复位;32k字节的E2PROM则可用于保证所有用户的电能累积值、预交电费余额和异常故障等重要数据的可靠保存和灵活更改;当系统掉电时,系统中的电源管理系统将会自动转为锂离子电池供电方式。 X1288与单片机的接线如图5所示, 由于AT89C52本身没有带I2C总线接口,设计中使用P1.6/ P1.7作为I2C总线接口的SCL/SDA。本电路为单主系统,单片机只对X1288进行读写操作,因此可通过对I2C总线典型信号的时序模拟编制应用程序。文献?2?中提供了一套I2C总线数据模拟传送的通用软件包,可方便地作为读写子程序来设计系统软件,其中包括基本的启动、停止、发送应答位、发送非应答位的子程序,同时还有应答位检查、发送一个字节数据、接收一个字节数据、发送n个字节数据和接收n个字节数据等子程序。
6 结束语 X1288作为微处理器的外围器件,它把最基本的功能组合在了一起,因而具有较高的性价比,可大大降低电路板的空间和功耗,因此,是系统可靠运行的关键器件。