技术中心
 
 

FPGA的降压方法

   日期:2006-06-23     作者:管理员    

       现场可编程门阵列(Field-programmable gate arrays ,FPGAs),在不同的电压下供应各种不同电路。这些电压时的工作电流在变化范围较大(通常在100 mA到20 A之间),这要看应用时相关的因素,如FPGA速度和设备的容量负载等。对于输入电源,必须降低或进行调节,因为其比FPGA所需负载工作电压要高。

       最常用的三种FPGA电压降低配置方式,包括同步降压(synchronous buck)、非同步降压(non-synchronous buck)和线性调节(linear regulator)。选择调节器主要根据输入电压、输出电压和输出电流的综合因素。这里有一些原则可供参考:

 如果,功率消耗小于1W,使用线性调节器;
 如果电压的输入输出比率<2:1,输出电流小于3A,使用非同步降压调节器;
 如果输入输出电压比率>2:1,输

出电流大于5A, 使用同步降压调节器。




 
  
  
  
  
 
更多>同类技术
 
全年征稿 / 资讯合作
 
推荐图文
推荐技术
可能喜欢